Больше информации по резюме будет доступно после регистрации

Зарегистрироваться
Был меньше недели назад

Кандидат

Мужчина, 41 год, родился 22 сентября 1983

Вышел на новое место

Минск, м. Тракторный завод, не готов к переезду, готов к командировкам

Инженер-схемотехник, программист

Специализации:
  • Программист, разработчик

Занятость: полная занятость

График работы: полный день

Опыт работы 19 лет

Сентябрь 2017по настоящее время
7 лет 11 месяцев
"Серкьют Инжиниринг Текнолождиз"

Беларусь

Главный Специалист
Разработка приложений на Android, специфика BLE.
Август 2015Сентябрь 2017
2 года 2 месяца
ТЕКОН, Группа компаний

Москва, www.tecon.ru

Электроника, приборостроение, бытовая техника, компьютеры и оргтехника... Показать еще

Ведущий Инженер
Описание цифровых интерфейсов на языке Verilog, создание структуры проекта и документации на интерфейс. За период работы был разработан и верифицирован интерфейс Ethernet(10/100/1000Mb/s) подуровни блока(DMA-AXI, MAC, PHY(rgmii, mii, sgmii)). На базе двух интерфейсов Ethernet был разработан модуль резервирования для электрооборудования HSR c поддержкой PRP. Так же были проведены несколько этапов разработки интерфейса PCIExpress 2.0: Разработана структура и микроархитектура всех слоёв интерфейса(TL, DLL, PHY) Разработан уровень PCS слоя PHY. В данном уровне дополнительно реализован блок тестирования BIST.
Август 2006Август 2015
9 лет 1 месяц
ОАО Интеграл НТЦ Белмикросистемы

Электроника, приборостроение, бытовая техника, компьютеры и оргтехника... Показать еще

Инженер-конструктор
Содержание деятельности: - Написание и согласование технического задания на изделие - ознакомление с технологической документацией и получение необходимой для проектирование информации(spice-модели, правила верификации) - составление плана работ по разработке - разработка символьной библиотеки - разработка логичесской библиотеки(при необходимости) - разработка топологической библиотеки(при необходимости) - разработка vhdl/verilog — моделей элементов и узлов микросхемы - разработка и моделирование блоков будущей интегральной схемы, расчет необходимых параметров - создание тестов функционального контроля для будущей интегральной схемы - моделирование общей сборки по тестам функционального контроля - Разработка топологии будущей схемы - После изготовление, тестирование готовой схемы и анализ результатов - Сопровождение при создании конструкторской документации на изделие. Достижения: На протяжении всей работы в НТЦ «Белмикросистемы» с 2006 года по 2014г. Освоил пакет программ для проектирования Board_Station_XE_2006 фирмы Mentor Graphics. Программы пакета: QuickSim II(цифровое моделирование), Accusim (аналоговое моделирование), Design Architector (программа создания схемы электрической из элементов и блоков), Schematic Generator(программа генерации схемы из нетлиста или языка высокого уровня). Также освоил пакет программ для проектирования схемы электической и топологии IC Flow фирмы Mentor Graphics. Программы пакета: dmgr_ic — менеджер проектов, da_ic — создание схемы электрической, dve_ic — создание viewpoint для моделирования, sg_ic - программа генерации схемы из нетлиста или языка высокого уровня, ic Station — программа для разработки топологии. Также освоил пакет программ для моделирования схемы ADMS фирмы Mentor Graphics. Программы пакета: QuestaSim — программа для моделирования цифровых описаний и моделей на языках vhdl и verilog, eldo — программа для моделирования аналоговых схем и описаний на языках высокого уровня (verilog-a, verilog-ams, vhdl-ams), Adit — программа для моделирования в аналоговом режиме больших схем и описаний на языках высокого уровня (verilog-a, verilog-ams, vhdl-ams), QuestaADMS — программа смешанного моделирования которая совместно использует и QuestaSim и eldo. Дополнительно освоил программу MachTA быстрое аналоговое моделирование больших схем. Занимался разработкой схем памяти: ROM — 32 Мбит, PROM — 256 Кбит, 512 Кбит, 1 Мбит, EEPROM — паралельные 256Кбит, последовательные с I2C, SPI и 3 wire — интерфейсом 1 Кбит, 2 Кбит, 8 Кбит, 64 Кбит, 256 Кбит. В схемах памяти рассчитывал как общую сбоку так и отдельные блоки: генераторы тактовых импульсов, умножители напряжения, компараторы, формирователи опорного напряжения, выходные/выходные формирователи. Разрабатывал топологию и vhdl — описание отдельных блоков микросхемы. Разрабатывал на vhdl блок тестирования для общей сборки микросхемы. На ample (си -подобный язык программирования) создавал программы генерации тестов функционального контроля. Так же принимал участие в разработке схем RFID — схемы радиочастотной идентификации, в данном виде схем занимался разработкой аналогового интерфейса. Есть базовые зания и небольшой опыт в С++, java. Знание ООП. Опыт написания скриптов для настройки программ под Linux на bash. Также имеется опыт написания скриптов tcl для автоматизации анализа результатов моделирования в программе EZwave(MG). Базовые знания в работе с SysemC. Знаком с системой контроля версий git.

Навыки

Уровни владения навыками
Java
Git
Linux
ООП
VHDL/Verilog
Аналоговая схемотехника
Цифровая схемотехника
Android
MS Visio
Bash
ЕСКД
Разработка технических заданий

Обо мне

Трудолюбивый, инициативный и самостоятельный работник, уравновешенный характер, неконфликтен. Без вредных привычек. По возможности стараюсь делать работу аккуратно и в срок. Хобби – читаю мировоззренческую литературу.

Высшее образование

2006
Факультет радиотехники и электроники, Микроэлектроника и полупроводниковые приборы

Знание языков

РусскийРодной


АнглийскийB2 — Средне-продвинутый


НемецкийA1 — Начальный


Гражданство, время в пути до работы

Гражданство: Беларусь

Разрешение на работу: Беларусь

Желательное время в пути до работы: Не более часа